← 返回
ADC Calibration Loop
基于李喆大创项目抽取的 14-bit 混合型 ADC 数字校准、MATLAB 行为级建模与 Vivado 综合闭环参考工程。
板卡arty_a7_35t
版本v0001
状态已完成
新建任务
定义目标并启动生成
v0002
当前状态
completed
交付版本
v0002
输入资料
未上传
真实计算留在本机,站点仅做展示与转发。任务启动后将优先直连本地代理,调用 ADC 参考工程与 Vivado 脚本完成闭环。
快捷模板
ADC 参数
沿参考工程细调闭环
中误差场景
0.45
RMSE
7.24 / 4.30
SNDR
62.60 / 64.25
ENOB
10.11 / 10.38
尚未上传资料。
任务就绪状态
4/4
设计目标已明确到接口/速率/位宽级别
补充说明已写出验证方式或约束倾向
自定义模块已附带接口说明或参考资料
ADC 案例已确认场景、量化与闭环选项
本机 ADC 闭环产物任务拆解说明RTL / XDC / TCL 骨架编译日志与报告统一归档路径
已识别 ADC 意图,将绑定本机参考工程并调用 MATLAB / Vivado。 正在探测本机代理...
执行总览
流程阶段与实时解释
completed
当前解释
系统尚未启动新任务。选择模板并补充约束后,平台会按采集、归一化、生成、编译和归档的顺序推进。
采集需求
采集需求阶段尚未开始
约束归一化
约束归一化阶段尚未开始
方案拆解
方案拆解阶段尚未开始
生成 HDL
生成 HDL阶段尚未开始
仿真检查
仿真检查阶段尚未开始
Vivado 编译
Vivado 编译阶段尚未开始
Drive 归档
Drive 归档阶段尚未开始
结果交付
结果交付阶段尚未开始